数字电路第二版贾立新1数字逻辑基础复习题解答.doc
《数字电路第二版贾立新1数字逻辑基础复习题解答.doc》由会员分享,可在线阅读,更多相关《数字电路第二版贾立新1数字逻辑基础复习题解答.doc(18页珍藏版)》请在课桌文档上搜索。
1、. .自我检测题126.12510=11010.0012 =1A.2162100.937510=1100100.1111231011111011012= 137.32 8=95.40625104133.1268=5B.2B165101121012=1101112648610=08421BCD=1余3BCD75.1410=0101.000101008421BCD8100100118421BCD=93109基本逻辑运算有与、或、非3种。10两输入与非门输入为01时,输出为1。11两输入或非门输入为01时,输出为0。12逻辑变量和逻辑函数只有0和1 两种取值,而且它们只是表示两种不同的逻辑状态。13
2、当变量ABC为100时,AB+BC=0 ,A+BA+C=_1_。14描述逻辑函数各个变量取值组合和函数值对应关系的表格叫 真值表 。15用与、或、非等运算表示函数中各个变量之间逻辑关系的代数式叫逻辑表达式 。16根据 代入规则可从可得到。17写出函数Z=ABC +A+BCA+C的反函数=。 18逻辑函数表达式F=A+BA+B+CAB+CD+E,则其对偶式F=_AB+ABC+A+BC+DE。19已知,其对偶式F=。20的最简与-或式为Y=。21函数的最小项表达式为Y=m1,3,9,11,12,13,14,15。22约束项是 不会出现 的变量取值所对应的最小项,其值总是等于0。23逻辑函数FA,B
3、,C=M1,3,4,6,7,则FA,B,C=m0,2,5。24VHDL的基本描述语句包括并行语句 和顺序语句。25VHDL的并行语句在结构体中的执行是并行的,其执行方式与语句书写的顺序无关。26在VHDL的各种并行语句之间,可以用信号来交换信息。27VHDL的PROCESS进程语句是由顺序语句组成的,但其本身却是 并行语句 。28VHDL顺序语句只能出现在进程语句部,是按程序书写的顺序自上而下、一条一条地执行。29VHDL的数据对象包括常数、变量和信号,它们是用来存放各种类型数据的容器。30下列各组数中,是6进制的是。A14752 B62936 C53452 D3748131已知二进制数110
4、01010,其对应的十进制数为。A202 B192 C106 D9232十进制数62对应的十六进制数是。A3E16B3616C3816D3D1633和二进制数1100110111.0012等值的十六进制数是。A337.216B637.116C1467.116 DC37.41634下列四个数中与十进制数16310不相等的是。AA316B101000112 C18421BCDD100100011835下列数中最大数是。A1001011102B12F16C30110D100101118421BCD36和八进制数1668等值的十六进制数和十进制数分别为。A76H,118DB76H,142DCE6H,2
5、30DD74H,116D37已知A=10.4410,下列结果正确的是。A A=1010.12BA=0A.816CA=12.48DA=20.21538表示任意两位无符号十进制数需要位二进制数。A6 B7 C8 D9 39用0、1两个符号对100个信息进行编码,则至少需要。A8位B7位 C9位 D6位40相邻两组编码只有一位不同的编码是。A2421BCD码B8421BCD码C余3码D格雷码41下列几种说法中与BCD码的性质不符的是。A一组4位二进制数组成的码只能表示一位十进制数BBCD码是一种人为选定的09十个数字的代码CBCD码是一组4位二进制数,能表示十六以的任何一个十进制数DBCD码有多种4
6、2余3码10111011对应的2421码为。A10001000 B10111011C11101110 D1110101143一个四输入端与非门,使其输出为0的输入变量取值组合有种。A15 B8 C7 D144一个四输入端或非门,使其输出为1的输入变量取值组合有种。A15 B8 C7D145A101101=。AA B C0 D146下列四种类型的逻辑门中,可以用实现与、或、非三种基本运算。A与门 B或门C非门 D与非门47若将一个异或门设输入端为A、B当作反相器使用,则A、B端应连接。AA或B中有一个接高电平;BA或B中有一个接低电平;CA和B并联使用; D不能实现。48下列逻辑代数式中值为0的
7、是。AA ABA1CA0D49与逻辑式相等的式子是。AABC B1+BC CAD50下列逻辑等式中不成立的有。ABCD51的最简与-或表达式为。AFABCFA+B+C D都不是52若已知,判断等式成立的最简单方法是依据。A代入规则B对偶规则C反演规则D反演定理53根据反演规则,逻辑函数的反函数=。ABCD54逻辑函数的对偶式F=。ABCD55已知某电路的真值表如表T1.55所示,该电路的逻辑表达式为。AF=CBF=ABCCF=AB+CD都不是表T1.55A B CFA B CF0 0 00 0 10 1 00 1 101011 0 01 0 11 1 01 1 1011156函数F =AB +
8、BC,使F=1的输入ABC组合为。AABC=000 BABC=010 CABC=101DABC=11057已知,下列组合中,可以肯定使F=0。AA =0 , BC=1BB=1,C=1CC=1,D=0DBC=1,D=158在下列各组变量取值中,能使函数FA,B,C,D=m0,1,2,4,6,13的值为l是。A1100B1001C0110D111059以下说法中, 是正确的?A一个逻辑函数全部最小项之和恒等于1B一个逻辑函数全部最大项之和恒等于0C一个逻辑函数全部最小项之积恒等于1D一个逻辑函数全部最大项之积恒等于160标准或-与式是由构成的逻辑表达式。 A与项相或 B最小项相或C最大项相与 D或
9、项相与61逻辑函数F=m的最简与非-与非式为。ABCD62若ABCDEFGH为最小项,则它有逻辑相邻项个数为。 A8 B82 C28 D1663在四变量卡诺图中有个小方格是1。A13 B12 C6 D564VHDL是在年正式推出的。 A1983 B1985 C1987 D198965VHDL的实体部分用来指定设计单元的。输入端口输出端口引脚以上均可66一个实体可以拥有一个或多个。设计实体结构体输入输出67在VHDL的端口声明语句中,用声明端口为输入方向。INOUTINOUTBUFFER68在VHDL的端口声明语句中,用声明端口为具有读功能的输出方向。INOUTINOUTBUFFER69在VHD
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 第二 立新 数字 逻辑 基础 复习题 解答

链接地址:https://www.desk33.com/p-26232.html