福州大学集成电路版图设计实验报告终稿.doc
《福州大学集成电路版图设计实验报告终稿.doc》由会员分享,可在线阅读,更多相关《福州大学集成电路版图设计实验报告终稿.doc(15页珍藏版)》请在课桌文档上搜索。
1、. . 一、 实验目的1. 掌握版图设计的基本理论。2. 掌握版图设计的常用技巧。3. 掌握定制集成电路的设计方法和流程。4. 熟悉Cadence Virtuoso Layout Edit软件的应用5. 学会用Cadence软件设计版图、版图的验证以及后仿真6. 熟悉Cadence软件和版图设计流程,减少版图设计过程中出现的错误。二、 实验要求1. 根据所提供的反相器电路和CMOS放大器的电路依据版图设计的规则绘制电路的版图,同时注意CMOS查分放大器电路的对称性以及电流密度通过该电路的电流可能会达到5mA2. 所设计的版图要通过DRC、LVS检测三、 有关于版图设计的基础知识首先,设计版图的
2、基础便是电路的基本原理,以及电路的工作特性,硅加工工艺的基础、以及通用版图的设计流程,之后要根据不同的工艺对应不同的设计规则,一般来说通用的版图设计流程为制定版图规划记住要制定可能会被遗忘的特殊要求清单设计实现考虑特殊要求及如何布线创建组元并对其进行布局版图验证执行基于计算机的检查和目视检查,进行校正工作最终步骤工程核查以及版图核查版图参数提取与后仿真完成这些之后需要特别注意的是寄生参数噪声以及布局等的影响,具体是电路而定,在下面的实验步骤中会体现到这一点。四、 实验步骤I.反相器部分:反相器原理图:反相器的基本原理:CMOS反相器由PMOS和NMOS构成,当输入高电平时,NMOS导通,输出低
3、电平,当输入低电平时,PMOS导通,输出高电平。注意事项:1画成插齿形状,增大了宽长比,可以提高电路速度(2) 尽可能使版图面积最小。面积越小,速度越高,功耗越小。3尽可能减少寄生电容和寄生电阻。尽可能增加接触孔的数目可以减小接触电阻。4尽可能减少串扰,电荷分享。做好信号隔离。反相器的版图:原理图电路设计:整体版图:DRC检测:LVS检测:II.CMOS差分放大器部分:CMOS差分放大器的原理图:在该电路中,M1、M2为有源负载,M3、M4为电流源,M5为电流源器件。线宽、电流分析:该电路为CMOS差分共源放大器,电路所需要的最大电流为5mA,根据典型工艺电流密度得出连线的宽度为5um。其中电
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 福州大学 集成电路 版图 设计 实验 告终

链接地址:https://www.desk33.com/p-19064.html