电子技术考题大全及答案(完整版).docx
电子技术考题大全及答案(完整版)1.时序逻辑电路的分析方法有()。A、列写状态方程B.列写驱动方程C、列写状态表D、以上都是2 .用宝伏表测出电子电路的信号为()A、平均值R、有效值C、直流值D、交流值3 .当741.S138的控制信号为O1.时,该集成移位寄存器处于()态。A.左侈B、右移C、保持D、并行置数4 .集成译码器71.S138的3个使能端,只要有一个不满足要求,其八个输出为()。A、高电平B、低电平C、高阻D,低阻5 .集成计数涔741S192是()计数器。A、异步卜进制加法B、同步十进制加法C、异步卜进制减法D、同步十进制可逆6 .集成运放电路引脚如插反,会(),会损坏运放。A,符电源极性接反B.输人接反C、输山接反D、接地接反7 .集成洋码器的Q状态不对时。译码器无法工作。A、输入端8 .输出端C、清零端D,使能端8 .由与非门组成的基本RS触发器,当RS为()时,触发器处于不定状态.A,OOB、01C、1()D,I1.9 .时序逻辑电路的输出端取数如有问题会产生()。A,时钟脉冲混乱BxSW无效C、清零端规C、液晶D、等离子24 .集成二一十进制计数器741.S90是()计数器。A、异步二-五一I进制加法Bx同步十进制加法C、异步十进制减法D、同步十进制可逆25 .一片集成二一十进制计数器741.I60可构成()进制计数器,A、2至IO间的任意B.5C、10D,226 .集成运放电路().会损坏运放。A、电源数值过大B、输入接反Cx输出端开路D、输出端与输入端直接相连27 .集成运放电路的()可外接二极管,防止其极性接反.A、电源端B、输入端C.输出端D、接地端28 .集成或非门的多余引脚()时,或非门被封锁。A、悬空B、接商电平C、接低电平D、并接29 .集成或非门被封锁,应检查其多余引脚是否接了()。A、悬空B.高电平C、低电平D、并接30 .由或非门组成的基本RS触发器,当RS为()时,触发器处于不定状态。A、00B、O1.Cx10D、I1.31 .JK触发器,当JK为()时,触发器处于置I状态。A、00B、01C、1()D、I1.32 .时序逻辑电路的置数端有效,则电路为()状态。,计数B、并行置数C、置ID、清O33 .时疔逻辑电路的集成移位寄存器的移位方向错误,则是()有问题。A,移位控制端B.清零端CxC冲端D、输出端34 .品闸管触发电路所产生的触发脉冲信号必须要().A.与主电路同步B、有一定的电抗C、有一定的电位D、有一定的频率35 .锯齿波触发电路由锯齿波产生与相位控制、脉冲形成与放大、强触发与输出、Q等四个环节组成.A、矩形波产生.与移相B.尖脉冲产生与移相C、三角波产生与移相D,双窄脉冲产生36.锯齿波触发电路中双窄脉冲产生环节可在一个周期内发出间隔()的两个窄脓冲。A、60°B、 90。C、 180°D、120°101 .集成编码器的()状态不对时,堀码器无法工作.A,输入端B、输出端C、清零端D、控制端102 .集成编码器无法工作,首先应检查()的状态.A、输入端Bx输出端C、清零端.D、控制端103 .由与非门组成的可控RS触发器,当RS为()时,触发器处于不定状态。A,OOB.01C、IOD.I1.104.JK触发器,当JK为()时,触发器处于-保持状态。A、00B.01C、IOD,I1.105 .时序逻辑电路的计数捽制端无效,则电路处于()状态A.计数B,保持C、置ID、置O106 .时序逻辑电路的计数器取相应进制数少一经相应门电路送到()端,A、异步清零端B、同步清零端C、异步用数端D、同步置数端107 .晶闻管触发电路所产生的触发脉冲信号必须要()。A、有一定的频率B.有一定的电抗C、有一定的宽度D、有一定的电位108 .锯齿波触发电路由锯齿波产生与相位控制、()、强触发与输出、双窄脉冲产生等四个环节组成。A,矩形波产生与移相B、脉冲形成与放大C、尖脉冲产生与移相D,三角波产生与移相109 .锯齿波触发电路中的锯齿波是由恒源源对()充电以及快速放电产生的。A、电阻器B、蓄电池C,电容器D、电抗器110 .下列不属于常用输入单元电路的功能有().A,取信号能力强B、抑制干扰能力强C、具有一定信号放大能力D、带负载施力强111 .下列不属于集成运放电路线性应用的是().A、加法运算电路B、减法运算电路C、枳分电路D、过零比较器112 .下列不属于集成运放电路非线性应用的是()。A,加法运算电路B、滞回比较器C、非过零化软器D,过零比较器113 .下列不能用于构成组介逻辑电路的是()。A、与非门B.或非门Cx异或门D、触发器114 .下列不属于组合逻辑电路的加法器为()。A、半加器B、全加器C、多位加法涔D、计数器115 .时序逻辑电路的分析方法有(),A,列写状态方程B、列写驱动方程C、列写状态表D、以上那是116 .下列不国于时序逻辑电路的计数器进制的为()。A、二进制计数器B,十进制计数器CxN进制计数微D、脉冲计数瓶117 .555定时器构成的典型应用中不包含()电路:A,多谐振荡B.施密特振荡C、单稳态振荡D,存储器)状态。118 .当741.S94的控制信号为O1.时,该集成移位寄存器处于(A.左移B、右移U保持D、并行置数119 .741.S94的S1.与QO相连时,电路实现的功能为()。A,左移环形计数器B、右移环形计数器C、保持D、并行置数120 .集成译码器741.S138的3个使能端,只要有一个不满足要求,其八个输出为()。.高电平B、低电平C、高阻D、低阻121 .集成译码港与七段发光二极管构成()译码器。A,变啦B、逻辑状态C、数码显示D'数值122 .集成计数器741.S192是()计数器。A,异步十进制加法B.同步十进制加法C,异步十进制减法D、同步卜进制可逆123 .两片集成计数器741.SI92,最多可构成()进制计数器。A,100C、10D,9124 .集成运放电路引脚如插反,会(),会损坏运放。A,将电源极性接反B、输入接反C、输出接反D,接地接反125 .集成运放电路的电源端可外接(),防止其极性接反。A、三极管B、二极管C、场效应管D、稳压管126 .集成洋码器的()状态不对时,译码器无法工作。A、输入端B.输出端C、清零端D、使能端127 .集成译码器无法工作,首先应检查()的状态“A,输入端B、输出端C,清零端D、使能端128 .由与非门组成的基本RS触发器,当RS为()时,触发器处于不定状态。B、O1.C、IOD.11129.JK触发器,当JK为()时,触发器处于翻转状态。A、OOB.01C、IOD、11130.时序逻辑电路的输出端取数如有问题会产生()。A、时钟脉冲混乱B.置数端无效C、清零端无效D、计数模错误131 .时序逻辑电路的计数器直接取相应进制数经相应门电路送到()端.A,异步清零端B、同步清零端C、异步置数端D、同步置数端132 .晶M管触发电路所产生的触发脉冲信号必须要(),A,有一定的电位B、有一定的电抗C、有一定的频率D.有一定的功率)、脉冲形成与放大、强触发与输出、双军脉冲产生等133 .锯齿波触发电路由(四个环节组成。A,锯齿波产生与相位控制B、矩形波产生与移相C、尖脉冲产生与移相D.三角波产生与移相134 .锯齿波触发电路中的锯齿波是由()对电容器充电以及快速放电产生的。A,矩形波电源B,正弦波电源C、恒压源D、恒流源